论文题名: | 基于PCI Express接口的高速数据传输系统设计 |
关键词: | PCI Express接口;数据传输系统;现场可编程门阵列;IP核;数据采集;铁路列车;移动无线通信网络 |
摘要: | 随着铁路列车运行速度的不断提高,铁路列车的移动无线通信网络需要适应高速的移动环境。高速度必然会使无线通信传输的误码率增加,同时导致信号的衰落率增大,因此需要能够快速地跟踪无线通信网络信道参数的变化,通过对这些参数进行研究分析,找到相应的算法以降低无线传输的误码率。 数据采集卡可以对信道中的高速数据进行采集和处理,而数据传输系统是数据采集卡的重要组成部分,因此高速、高效的数据传输方案成为数据采集卡系统设计的重点和难点之一。传统数据传输速率的瓶颈是制约数据采集卡的重要因素之一,因此,采用新的接口技术解决数据传输这一瓶颈问题显得日益突出,而PCIExpress总线的出现对解决高速数据的传输问题带来了光明的前景。 本文提出一种高速数据传输系统的解决方案,应用于针对高速铁路的无线通信信道参数的数据采集卡中,满足高速、连续的数据采集的要求。本方案基于PCIExpress1.0接口标准,采用硬件描述语言Verilog HDL、模块化设计思想以及DMA传输方式,利用可编程逻辑器件FPGA实现数据的高速传输。主要内容包含以下两点。 (1)研究本方案所针对的数据采集卡和第三代I/O互连总线—PCI Express的拓扑和链路结构。 (2)给出基于PCI Express接口的高速数据传输系统方案的总体设计方案,对整体方案、功能划分和模块功能进行阐述,用FPGA验证设计方案并对结果进行分析。最后给出结论。 经仿真与FPGA实验验证,本方案能够满足高速数据采集卡中对数据传输的性能要求。本方案对通用数据采集卡也具有一定的应用与参考价值。 |
作者: | 夏敏 |
专业: | 微电子学与固体电子学 |
导师: | 周晓波 |
授予学位: | 硕士 |
授予学位单位: | 北京交通大学 |
学位年度: | 2011 |
正文语种: | 中文 |