当前位置: 首页> 学位论文 >详情
原文传递 基于ARM的高速铁路安全监测系统的设计
论文题名: 基于ARM的高速铁路安全监测系统的设计
关键词: ARM处理器;高速铁路;安全监测;系统设计
摘要: 高铁相对与普通列车具有其独特的优势:载客量多、输送能力大、速度快、正点率高并且舒适方便。从2008年8月1日我国第一条具有完全自主知识产权的高速铁路——京津城际铁路开通运营,我国高速铁路发展步伐逐步加快。与普通列车相比,高速铁路的高时速要求其监测时间更短更准确。在这一背景下,设计出可靠实时的安全监测系统十分必要。
  本文针对高铁的具体要求,设计了一款实时监测高铁安全参数的系统,它能够实时地将采集到的信息处理发送,作为交通道路部门确保高铁安全的依据。本文的研究问题包括:系统的总体设计、传感器的选型、软硬件设计和终端图形化开发。
  针对系统技术特点,采用基于ARM9内核的S3C2440处理器为主控制器,通过各种传感器的性能参数比较,选择出符合系统监测标准的传感器,辅以外围电路完成系统的硬件设计。软件设计方面系统采用嵌入式 Linux为操作系统, Qt/e为图形化开发工具。通过传感器驱动的开发和软件的设计,将传感器监测得到的数据传送给主控制器进行处理,将其上传并存储。其中数据的处理由ARM处理器进行,与上位机的通讯基于TCP/IP协议,数据存储于上位机中。这样的设计既能充分利用ARM处理器的运算功能,还考虑到了数据存储的安全性。
作者: 马晓明
专业: 计算机软件与理论
导师: 高一凡
授予学位: 硕士
授予学位单位: 长安大学
学位年度: 2014
正文语种: 中文
检索历史
应用推荐