当前位置: 首页> 交通专利数据库 >详情
原文传递 计轴系统的附属外围数据采集与分发装置
专利名称: 计轴系统的附属外围数据采集与分发装置
摘要: 本发明公开了一种计轴系统的附属外围数据采集与分发装置及方法,装置包括:高速嵌入式微处理器模块和至少一个串-并接口转换模块,每个串-并接口转换模块的内部设置有至少两个通道,每个通道用于接收计轴系统一路运算单元的数据,并通过高速嵌入式微处理器模块读取所述数据,将所述数据输出给高速嵌入式微处理器模块;高速嵌入式微处理器模块用于为各对应的运算单元设置系统时钟的定时周期,使得在定时周期到达时,相应串-并接口转换模块中接收所述运算单元数据的通道的先入先出缓冲区具有非满的设定存储量;在每个定时周期到达时,从对应运算单元的串-并接口转换模块通道中采集所述设定存储量的数据。本发明所公开的方法能够解决同时对多路运算单元的数据采集所带来的数据包丢失问题。
专利类型: 发明专利
国家地区组织代码: 陕西;61
申请人: 西门子信号有限公司
发明人: 齐小民;张辉;赵慧娟;陈立
专利状态: 有效
申请日期: 2009-09-28T00:00:00+0800
发布日期: 2019-01-01T00:00:00+0800
申请号: CN200910177244.6
公开号: CN102030018A
分类号: B61L1/16(2006.01)I
申请人地址: 710016 陕西省西安市经济技术开发区凤城二路30号
主权项: 一种计轴系统的附属外围数据采集与分发装置,其特征在于,该装置包括:高速嵌入式微处理器模块和至少一个串?并接口转换模块,其中,每个串?并接口转换模块的内部设置有至少两个通道,每个通道具有一个用于接收数据的先入先出缓冲区和一个用于准备发送数据的先入先出缓冲区,每个通道用于接收计轴系统一路运算单元的输出数据,并在高速嵌入式微处理器模块读取所述数据时,将所述数据输出给所述高速嵌入式微处理器模块;所述高速嵌入式微处理器模块用于根据每路运算单元数据传输的波特率为各对应的运算单元设置系统时钟的定时周期,使得在所述定时周期到达时,相应串?并接口转换模块中接收所述运算单元输出数据的通道的先入先出缓冲区具有非满的设定存储量;在每个定时周期到达时,从接收对应运算单元输出数据的串?并接口转换模块通道中采集所述设定存储量的数据。
所属类别: 发明专利
检索历史
应用推荐