当前位置: 首页> 交通专利数据库 >详情
原文传递 基于FPGA的路口排队长度图像检测的交通信号控制机
专利名称: 基于FPGA的路口排队长度图像检测的交通信号控制机
摘要: 本发明涉及一种基于FPGA的路口排队长度图像检测及交通信号控制实现,属于信号处理技术,通信技术和交通信号控制技术。是在现有的信号机基础上用FPGA芯片实现对数字图像感兴趣区域的检测,提取出交通路口的车队长度并通过ARM7处理器和信号机主板进行通信以实现对交通信号灯的控制。其特征在于:以FPGA硬件逻辑搭建的图像处理算法电路实现对采集到的图像信号的分析、处理,并以其结果计算绿信比,将图像处理算法硬件化,而不需要计算机或DSP等核心处理器。
专利类型: 发明专利
国家地区组织代码: 陕西;61
申请人: 西安费斯达自动化工程有限公司
发明人: 史忠科;王闯;贺莹
专利状态: 有效
申请日期: 2009-10-20T00:00:00+0800
发布日期: 2019-01-01T00:00:00+0800
申请号: CN200910218418.9
公开号: CN102044159A
分类号: G08G1/07(2006.01)I
申请人地址: 710075 陕西省西安市高新区科技路金桥国际广场12101号
主权项: 一种基于FPGA的路口排队长度图像检测及交通信号控制实现,其特征在于:以视频采集单元采集道路中的图像信息,外围模块实现绿异常检测与分析,以FPGA硬件逻辑搭建的图像处理算法电路实现对采集到的图像信号的分析、处理,并以其结果计算绿信比。实现了将图像处理算法硬件化,而不需要计算机或DSP等核心处理器,系统实时性能好,可扩展性强。
所属类别: 发明专利
检索历史
应用推荐