专利名称: |
系统时钟调整电路 |
摘要: |
本发明是应用在音视频解码时调整系统时钟的简化电路。它由三部分电路组成:配置电路、计数电路和控制输出电路。系统通过检测本地时钟,并和广播码流里面自带时钟进行比较。根据相差数值的大小,通过配置电路设置时钟调整电路的调整力度和方向。调整力度通过计数电路体现出来。控制输出则根据计数电路来抑制时钟脉冲,通过抑制时钟脉冲可以人为的放慢系统速度。这三部分电路构成了一个完整的时钟调整电路。 |
专利类型: |
发明专利 |
申请人: |
上海芯致电子科技有限公司;张镭 |
发明人: |
张镭;李春峰 |
专利状态: |
有效 |
申请日期: |
2007-04-27T00:00:00+0800 |
发布日期: |
2019-01-01T00:00:00+0800 |
申请号: |
CN200710040065.9 |
公开号: |
CN101295981 |
分类号: |
H03L7/00(2006.01) |
申请人地址: |
201506上海市金山工业区亭卫公路6505号4幢101室 |
主权项: |
1.一种时钟调整电路,其特征在于,包括:
配置电路,用于根据接收到的指令来配置参数;
计数电路,用于根据所述参数选择计数值,计数满后发出控制信号;
及控制电路,用于在接收到所述控制信号后抑制时钟脉冲,提供调整后的系统时钟。 |
所属类别: |
发明专利 |