专利名称: |
MVB总线中继器[ZH]
Mvb bus relay [EN] |
摘要: |
本发明提供一种MVB总线中继器,包括壳体和固定于该壳体内的电路板卡;电路板卡包括两个互为冗余且独立的通道电路,每通道电路包括第一MVB信号驱动接收电路、第二MVB信号驱动接收电路、电源转换模块及FPGA模块;第一MVB信号驱动接收电路、第二MVB信号驱动接收电路及FPGA模块分别连接至电源转换模块;第一MVB信号驱动接收电路的一端与第一网段MVB总线连接,另一端与该FPGA模块的一端连接;该第二MVB信号驱动接收电路的一端与该FPGA模块的另一端连接,该第二MVB信号驱动接收电路的另一端与第二网段MVB总线连接;该FPGA模块接收来自该第一及第二网段MVB总线其中之一的MVB信号,对该MVB信号进行调理后转发至该第一及第二网段MVB总线其中的另一个。本发明的中继器具有高可靠性。 |
专利类型: |
发明 |
国家地区组织代码: |
北京;11 |
申请人: |
中国铁道科学研究院 |
发明人: |
朱广超;李洋涛 |
专利状态: |
有效 |
申请日期: |
2015-12-25T00:00:00+0800 |
发布日期: |
2019-01-01T00:00:00+0800 |
申请号: |
CN201510994481.7 |
公开号: |
CN105429837A |
分类号: |
H04L12/40(2006.01)I |
申请人地址: |
100081 北京市海淀区大柳树路2号 |
主权项: |
一种MVB总线中继器,其特征在于,所述中继器包括壳体和固定于所述壳体内的电路板卡;其中,所述电路板卡包括两个互为冗余且独立的通道电路,每通道电路包括第一MVB信号驱动接收电路、第二MVB信号驱动接收电路、电源转换模块及FPGA模块;所述第一MVB信号驱动接收电路、所述第二MVB信号驱动接收电路及所述FPGA模块分别连接至所述电源转换模块;所述第一MVB信号驱动接收电路的一端与第一网段MVB总线连接,另一端与所述FPGA模块的一端连接;所述第二MVB信号驱动接收电路的一端与所述FPGA模块的另一端连接,所述第二MVB信号驱动接收电路的另一端与第二网段MVB总线连接;所述FPGA模块接收来自所述第一网段MVB总线及第二网段MVB总线其中之一的MVB信号,对所述MVB信号进行调理后转发至所述第一网段MVB总线及第二网段MVB总线其中的另一个。 |
所属类别: |
发明专利 |