当前位置: 首页> 学位论文 >详情
原文传递 DSRC逻辑分析仪的设计及其在ETC系统中的应用
论文题名: DSRC逻辑分析仪的设计及其在ETC系统中的应用
关键词: 专用短程通信;电子不停车收费;ETC系统;逻辑分析仪;多线程技术;HDLC协议
摘要: 专用短程通信DSRC(Dedicated Short Range Communicaton)技术是电子不停车收费ETC(Electronic Toll Collection)系统的核心通信技术,利用DSRC技术,ETC系统完成前端车载单元OBU(On Board Unit)与路测单元RSU(Road Side Unit)之间信息交互,从而实现不停车收费过程。
   本文针对ETC系统的现实需求,提出了一种应用于ETC系统性能测试的设备——DSRC逻辑分析仪DLA(DSRC logic Analyzer)的设计方案,该方案实现了对ETC系统DSRC通信信息交互过程的监听与性能分析。
   本文主要有以下几个方面的研究工作:
   (1)对国标电子收费收费专用短程通信DSRC协议进行了研究
   (2)对USB2.0传输协议、多线程同步通信方法、数据压缩存储方法及双相间隔码FM0(Bi-Phase Space)解码、HDLC(High-level Data Link Control)协议解析算法进行了研究
   (3)对动态波形显示实现方法进行了研究
   本设计实现的DSRC通信基带波形实时动态显示功能以及一种基于基带数字波形采样数据的FM0解码、HDLC解析算法是行业内的首创之举,填补了ETC系统中DSRC通信性能测试、分析的一项空白。
   本文最后对DLA系统进行了整机测试,测试结果表明,系统性能稳定,能很好的解决ETC系统各环节的测试问题。
作者: 李爱生
专业: 电路与系统
导师: 夏应清
授予学位: 硕士
授予学位单位: 华中师范大学
学位年度: 2011
正文语种: 中文
检索历史
应用推荐