论文题名: | 基于IEC61850电子式互感器数字接口硬件方案研究 |
关键词: | 数字化变电站;电子式互感器;数字接口;合并单元;硬件方案 |
摘要: | 近年来,随着电网规模的扩大及电网电压等级的不断提高,传统变电站自动化技术已不能满足电网数字化和智能化发展的需要,建立和推广基于IEC61850标准的数字化变电站是一种必然趋势,因此,研究开发数字化变电站过程层电子式互感器及其数字接口-合并单元MU(Merging Unit)便具有十分重要的意义和工程价值。 合并单元是连接过程层电子式互感器与间隔层保护测控设备的数字接口装置,其主要配合电子式互感器完成电压、电流的同步采样,并按照IEC61850-9-1/2标准进行以太网组帧传输,极大地简化了二次保护测控设备硬件结构,有利于实现站内保护、测量数据共享及与SCADA系统的集成。 本文首先介绍了电子式互感器的基本原理和系统结构,在分析比较IEC60044-7/8标准和IEC61850-9-1/2标准后,提出采用IEC61850-9-1/2标准作为本文合并单元的设计依据。其次,本文在比较目前合并单元典型设计方案和功能模型的基础上,分析了基于秒脉冲、IRIG-B码和IEEE1588时钟协议的合并单元采样同步方案,提出了基于ADSP&FPGA架构的间隔合并单元硬件整体设计方案和所要实现的软件功能,充分利用FPGA可编程、多I/O口的优点和ADSP高速数据处理能力,完成电子互感器从采样数据帧的解码校验、FIFO排序、数字滤波、重采样和以太网组帧等功能。最后,本文根据合并单元完成功能将其分为电源、背板、开入开出插件、数据接收及处理插件和同步及数据输出插件,并给出了数据接收及处理插件和同步及数据输出插件的详细硬件电路设计方案。 |
作者: | 党晓勇 |
专业: | 电力系统及其自动化 |
导师: | 王牣 |
授予学位: | 硕士 |
授予学位单位: | 西南交通大学 |
学位年度: | 2010 |
正文语种: | 中文 |