当前位置: 首页> 学位论文 >详情
原文传递 行车记录仪主控芯片设计及其关键技术研究
论文题名: 行车记录仪主控芯片设计及其关键技术研究
关键词: 行车记录仪;主控芯片;设计理念;视频编码功能;智能视频分析
摘要: 行车记录仪主控芯片作为该系统的核心,其性能的好坏对行车记录仪产品有着直接的影响。当前业界对智慧交通、智能驾驶等相关技术的研究方兴未艾,对行车记录仪主控芯片设计关键技术的研究以及内涵的拓展具有很大的现实意义。
  本文以行车记录仪主控芯片设计为主要的研究方向,针对该芯片中最为核心的视频编码功能,使用VHDL开发了一个符合H.264协议的视频编码IP核。通过整合自研及开源IP资源,设计并实现了一个具备基本功能的SoC原型。接着,分析和设计了芯片的ASIC实现流程,并对其中的逻辑综合和可测性设计进行了初步实现。最后,通过软硬件平台的设计,构造了一个具备基本功能的原型系统,并参照当前业界的发展趋势对智能视频分析程序设计进行了相应的探索。
  本文工作的主要成果及创新点体现在如下几点:
  (1)基于VHDL设计了一个功能完整的符合H.264 Base Line的IP核,并对其中帧内预测、帧间预测、变换编码等部分的算法及VLSI架构的改进进行了探索。此外,采用了双时钟的设计来平衡不同模块对计算速率的要求,以降低功耗。经测试该IP可以在100MHz下实现单通道1080p HD/30 fps视频编码。
  (2)在IP集成复用设计中,针对H.264 IP高速传输的特点,结合AHB及APB总线的优点进行总线接口设计,将配置寄存器相关的操作使用APB接口实现,将高速数据通信部分交由AHB接口实现,提高了接口的灵活性;将敏捷开发中的测试驱动开发思想引入SoC整合过程中,提高了设计过程的可靠性。
  (3)在ASIC设计过程中,针对可测性设计中各类常见的影响测试覆盖率的电路结构,本文对其进行归纳并从设计结构改进的角度进行探索,使DFT过程更加可靠。同时结合行车记录仪的应用场合设计了一个简单有效的安全策略以避免重要隐私信息在测试模式下被窃取。
  此外,本文还对当前智能驾驶领域中智能视频分析(IVA)功能进行了探索,设计了一套初步具备行人分析、车辆分析、智能报警等功能的程序开发包,从而拓展行车记录仪产品的内涵。
作者: 王若
专业: 集成电路工程
导师: 郭东辉
授予学位: 硕士
授予学位单位: 厦门大学
学位年度: 2016
正文语种: 中文
检索历史
应用推荐