专利名称: |
基于ARM9核微处理器的列车控制装置 |
摘要: |
本实用新型公开了一种基于ARM9核微处理器的列车控制装置,其特征在
于包括核心处理器、外围配置电路和总线接口电路。核心处理器负责系统的中
央处理功能;外围配置电路为核心处理器提供程序运行存贮空间、工作电压和
实时时间基准;总线接口电路为核心处理器提供MVB、以太网、USB、CAN、
RS232和RS485总线接口。本实用新型既具有MVB过程数据功能、消息数据
功能和总线管理功能,完成MVB四类设备功能,也具有列车牵引/制动控制、
定速控制、逻辑控制和故障数据记录功能。本设备可广泛应用于铁路列车 |
专利类型: |
实用新型专利 |
申请人: |
谢步明 |
发明人: |
于 跃;吴 涛;张福景;王忠福;任宝兵 |
专利状态: |
有效 |
申请日期: |
2007-05-24T00:00:00+0800 |
发布日期: |
2019-01-01T00:00:00+0800 |
申请号: |
CN200720012261.0 |
公开号: |
CN201044048 |
分类号: |
G05B19/042(2006.01)I |
申请人地址: |
116022辽宁省大连市沙河口区中长街51号大连机车车辆有限公司研发中心 |
主权项: |
1、一种基于ARM9核微处理器的列车控制装置,其特征在于包括由32位
ARM9处理器并内嵌以太网、USB、RS232和/或RS485控制器构成的核心处理
器(1)、由实时时钟电路、FLASH器件、SDRAM器件和电源管理电路构成的
外围配置电路(2)和由RAM、MVBC协议控制器、MVB桥电路、以太网物理
收发器、USB主接口、FPGA、CAN协议控制器、CAN收发器、RS232收发器
和RS485收发器构成的总线接口电路(3),其中所述的核心处理器(1)负责系
统的中央处理功能;外围配置电路(2)为核心处理器提供程序运行存贮空间、
工作电压和实时时间基准;总线接口电路(3)为核心处理器(1)提供MVB、
以太网、USB、CAN、RS232和RS485总线接口;所述列车控制装置不仅完成
MVB四类设备功能,还完成列车牵引\制动控制、定速控制、逻辑控制和故障数
据记录功能。 |
所属类别: |
实用新型 |